Allegro 心得_allegro心得体会
Allegro 心得由刀豆文库小编整理,希望给你工作、学习、生活带来方便,猜你可能喜欢“allegro心得体会”。
1. 如何察看已加测点及百分率?
命令routeTstprepTestpin Check
出现Test check窗口,选择Test Point Dist and Padstack Check即可出现结果。
2. 拉线时不能自动切换到所在层,这是为何?
命令SetupUser Preferences 将第一项acon_route_on_active_subcla的钩去掉即可。
3. Routekeepin&packagekeepin
小板子20mil,大板子40mil.做负片时gnd的anti etch宽度为小板子20mil,大板子40mil.VCC的anti etch 的宽度为小板子40mil,大板子80mil
4.蛇形线的走法
先将线弯曲为蛇形,再通过slide命令调整。调整时右边control窗口的options中的max 45len调为4.0。bubble 为off.将线调为蛇形即可。线的间距至少为线宽的2倍。
4. 替换Via的方法
将新的via文档拷到当前目录下,命令ToolsPadstackReplace,按窗口命令操作即可。
5. 设定Constraints area步骤
Setup Constraints
点Areas框中的Add.右边Control框下Options中的Active Cla and Subcla分别选 BARDGEOMETRY和CONSTRAINTS_AREA.选好后在板上划出设定的区域。划好后点击Cnstraints 窗口中Areas下的Attach property,shapes…,点击框线,设定设置即可。这种设置很有用,对于局部走线可以改变走线规则,方便走线。
6. 加料号操作步骤
打开silk_top,或silk_bot,Addtext.Cla为Board geometry,Subcla为SILKSCREEN_TOP,或SILKSCREEN_Bottom.将料号写在合适的位置。
7. 注意!netin 时要用or2a.exe先做转换
给的新的板子附带的*.NET文件,先重命名为orcad.dat.再用or2a.exe转换。
8.注意检查是否还有没Place的零件。命令为ToolsReport 下的Unplaced Components.9.整理文字面时的矩形框的属性为,BOARD GEOMETRY, 子属性为SILKSCREEN_TOP/BOT,文字也同
10.文字面中光学测点的U*可删除。
11.修改零件的pad 外形的方法。
Toolspadboundary选Pin, 并选相应的层。修改pad 到要的形状。
12.更换板层的方法
先在Setupcro section 里将层互换。但只这样出图时不会显示。可在manufactureartwork里显示一个相同属性的层(如in1&top,sgnd&svcc),在displaycolor and disibility将要改的层的设置与显示层相同。再在manufactureartwork里点要设置层面上,并点右键,点match display,即可。另一层设置同上。
13.Edit/propertyfind 内选net,点more,选property.将要选的线束的属性ECL改为TRUE.然后在Tools/report里选不同的ECL,就可以输出net的长度。
ALLEGRO学习心得软件版本:Allegro SPB 15.5 一.原理图 1.建立工程与其他绘图软件一样,OrCAD以Project来管理各种设计文件。点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5......
ALLEGRO如何更改字体大小和字体线宽第一种方法:edit->change,然后再右手边控制面板的FIND栏下只框选TEXT,然后在OPTION里的CLASS和SUBCLASS里分别选你的文字所在对应的类与子......
Allegro 初学习问题总结1.0 基本功能及常应用...........................................................................................................................
第一章 在Allegro 中准备好进行SI 仿真的PCB 板图1)在Cadence 中进行SI 分析可以通过几种方式得到结果:* Allegro 的PCB 画板界面,通过处理可以直接得到结果,或者直接以*.brd 存......
修改不规范Orcad生成的网表,正确导入allegro(四)
修改cadence生成的网表,正确导入allegro 原理图是硬件用Orcad画的,不太规范,存在一些非法字符等错误,如果pcb用pads设计那是可以导入网表,可以同步,方法后续会说明,但用allegro设计......
